WEKO3
アイテム
マルチプロセッサ・システムに於けるスケジューリング支援ハードウェアのシミュレーション評価
https://hiroshima-cu.repo.nii.ac.jp/records/1761
https://hiroshima-cu.repo.nii.ac.jp/records/1761bb80beb0-b535-4cca-a871-b9ab3b93087c
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | テクニカルレポート / Technical Report_02(1) | |||||
---|---|---|---|---|---|---|
公開日 | 2023-05-26 | |||||
タイトル | ||||||
タイトル | マルチプロセッサ・システムに於けるスケジューリング支援ハードウェアのシミュレーション評価 | |||||
タイトル | ||||||
タイトル | Scheduling Support Hardware for Multiprocessor System and its Evaluations | |||||
言語 | en | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||
資源タイプ | technical report | |||||
著者 |
佐々木, 敬泰
× 佐々木, 敬泰× 西村, 直己× 弘中, 哲夫× 吉田, 典可× SASAKI, Takahiro× NISHIMURA, Naoki× HIRONAKA, Tetsuo× YOSHIDA, Noriyoshi |
|||||
抄録 | ||||||
内容記述タイプ | Abstract | |||||
内容記述 | 並列処理環境の性能を引き出す上で問題となる様々なレイテンシ隠蔽し, かつ移植性のあるプログラムを記述することは重要である.この実現方法の1つとして細粒度並列処理がある.しかしながら, 細粒度並列処理を従来のOSを用いて実行するには問題がある.何故なら, 細粒度になるに従いコンテキスト・スイッチやスケジューリングの回数が増えるため, それらに起因するオーバヘッドが増加し, 大幅な性能低下を招く危険性があるためである.そこで, 本稿ではスケジューリング支援ハードウェア(Scheduling Support Hardware;SSH)を用いたマルチプロセッサ・アーキテクチャを提案する.これは, OSの機能の一部である, スレッドのスケジューリング, CPU資源の割り当て/解放の機能をハードウェアで支援することで, 細粒度な並列性を有効利用し, かつ高速なコンテキスト・スイッチやスケジューリングの実現を目指すものである.また, 本稿では, Verilog-HDLにてSSHを用いたマルチプロセッサを設計し, シミュレーションにより性能評価を行っている. | |||||
抄録 | ||||||
内容記述タイプ | Abstract | |||||
内容記述 | This paper proposes a methodology in order to exploit fine grain parallelism effectively by introducing the scheduling support hardware(SSH). It is important to make a program that exploits the full hardware performance, and also has portability among different multiprocessor architectures on the same time. Although order to hide various types of latency, most tuned programs, that exploit high performance of the multiprocessor architecture, depend on its hardware architecture. Fine grain parallelism, in which a program is decomposed into many fine grain threads for parallel execution, is one solution for this problem. Fine grain parallelism achieves high performance, but it has a problem. As the grain becomes finer, scheduling and context switching are needed more frequently, which may affect the performance. This paper proposes the multiprocessor systems with scheduling support hardware to reduce above scheduling overhead. This paper describes its details and performance evaluation by simulation with Verilog-HDL. | |||||
書誌情報 |
情報処理学会研究報告. 計算機アーキテクチャ研究会報告 巻 2000, 号 74, p. 121-126, 発行日 2000-08-03 |
|||||
出版者 | ||||||
出版者 | 情報処理学会 | |||||
ISSN | ||||||
収録物識別子タイプ | ISSN | |||||
収録物識別子 | 0919-6072 | |||||
書誌レコードID | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AN10096105 | |||||
論文ID(NAID) | ||||||
関連タイプ | isIdenticalTo | |||||
識別子タイプ | NAID | |||||
関連識別子 | 110002774869 | |||||
権利 | ||||||
権利情報 | ここに掲載した著作物の利用に関する注意:本著作物の著作権は(社)情報処理学会に帰属します。本著作物は著作権者である情報処理学会の許可のもとに掲載するものです。ご利用に当たっては「著作権法」ならびに「情報処理学会倫理綱領」に従うことをお願いいたします。 | |||||
権利 | ||||||
権利情報 | The copyright of this material is retained by the Information Processing Society of Japan (IPSJ). This material is published on this web site with the agreement of the author (s) and the IPSJ. Please be complied with Copyright Law of Japan and the Code of Ethics of the IPSJ if any users wish to reproduce, make derivative work, distribute or make available to the public any part or whole thereof. All Rights Reserved, Copyright (C) Information Processing Society of Japan. | |||||
権利 | ||||||
権利情報 | 本文データは学協会の許諾に基づきCiNiiから複製したものである。 | |||||
関連サイト | ||||||
識別子タイプ | URI | |||||
関連識別子 | http://www.ipsj.or.jp/ | |||||
関連名称 | 情報処理学会 | |||||
フォーマット | ||||||
内容記述タイプ | Other | |||||
内容記述 | application/pdf | |||||
著者版フラグ | ||||||
出版タイプ | VoR | |||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 |